-
iic的內(nèi)部架構(gòu)。查看全部
-
I方c總線。
讀寫(xiě)都是主機(jī)發(fā)信號(hào)。
查看全部 -
隨機(jī)存儲(chǔ)器。ram
只讀存儲(chǔ)器,只能讀。但是eeprom是可以通過(guò)電查處。
查看全部 -
移位寄存器。第1次上升沿把數(shù)據(jù)傳到a。其余為0。在下一次上升沿a中的數(shù)據(jù)傳到b,然后a的數(shù)據(jù)在更新。以此類推。
查看全部 -
電平觸發(fā)型d觸發(fā)器。
時(shí)鐘CP為0的時(shí)候保持輸出不變。 Q為1的時(shí)候,輸入會(huì)反饋給輸出。
邊緣觸發(fā)型。如上升沿電平觸發(fā)型,只有當(dāng)時(shí)鐘cp從低電平往高電平變化那一段時(shí)間可以把輸入賦值給輸出。其余時(shí)間保持輸出不變。
PRN有效則強(qiáng)行輸出置一。
CLRN有效則強(qiáng)行輸出清零。查看全部 -
觸發(fā)器,就是輸入端上次輸入什么輸入端不變的話,它會(huì)保持上一次輸出端的信號(hào)。下圖是D觸發(fā)器。查看全部
-
Rs485, 設(shè)備與總線距離不能超過(guò)5米。
最多只能連32臺(tái)設(shè)備。
后面必須要接120歐姆總線末端電阻。
查看全部 -
數(shù)據(jù)選擇器,根據(jù)a1a0選擇哪個(gè)輸入數(shù)據(jù)進(jìn)行輸出。? 如右下角圖00則輸出D0。
數(shù)據(jù)分配器。根據(jù)選擇端對(duì)輸入數(shù)據(jù)進(jìn)行哪位輸出,其余位置一。查看全部 -
編碼器是將n個(gè)信號(hào)換成n位二進(jìn)制使用。
譯碼器,將二進(jìn)制轉(zhuǎn)為信號(hào)。
查看全部 -
組合邏輯電路設(shè)計(jì)。
我感覺(jué)也可以,bc或,再跟a與。
查看全部 -
組合邏輯電路的定義。封裝好的,沒(méi)有反饋。
組合邏輯的分析。
查看全部 -
與或非。還有第2張圖片,最下面與反,或反,異或門(mén)。
查看全部 -
如果有字符參與運(yùn)算,則是這個(gè)字符代表的數(shù)參與運(yùn)算。
碼制
查看全部 -
數(shù)字信號(hào)不連續(xù)的(如從0V突然間跳到3V,也就是說(shuō)只有0或1),數(shù)字電路一般都是這種集成的器件。
模擬是連續(xù)的。如下面這個(gè)圖。還有就是講了二進(jìn)制,八進(jìn)制,16進(jìn)制,十進(jìn)制。
查看全部 -
基礎(chǔ)
這節(jié)課內(nèi)容,編碼器,譯碼器,下面軟件查看全部
舉報(bào)
0/150
提交
取消